Globalization concept

TMS320LF2407APGEA ACTIVE 16-bit DSP, 40-MHz, 32-kw mico, 144-pin

TMS320LF2407APGEA ACTIVE 16-bit DSP, 40-MHz, 32-kw mico, 144-pin

Description:

TMS320LF2407APGEA
Active
16-bit DSP, 40-MHz, 32-kw mico, 144-pin


Product Detail

Inquisitionis

Product Tags

Features pro TMS320LF2407A

Princeps euismod CMOS Technology Static

25-ns Instruction Cycle Time (40 MHz)

40-MIPS euismod
Low-Power 3.3-V Design
Ex TMS320C2xx DSP CPU Core
Code-Compatible With F243/F241/C242
Instructio Set ac amet compatible cum F240
Flash (LF) and ROM (LC) Device Options
LF240xA: LF2407A, LF2406A, LF2403A, LF2402A.
LC240xA: LC2406A, LC2404A, LC2403A, LC2402A
De-Chip Memoria
Usque ad 32K verba x 16 frena Flash EEPROM (4 Sectors) or ROM
Programmabile "Codex Securitatis" Feature pro De-Chip Flash/ROM
Ad 2.5K Verba X XVI Frena Data / Program RAM

544 Verba Dual-Access RAM

Single-Access ad 2K verba RAM
Tabernus ROM (LF240xA Devices)
SCI / SPI Bootloader
Usque ad Duo Event-Manager (EV) Modules (EVA et EVB), Singulae:
Duo XVI-bit Generalis-propositum Timers
Octo XVI-Bit Pulsus Latitudo Modulation (PWM) canales Qui Admitte:
Three-Phase inverter Imperium
Center- vel Edge-Alignment of PWM canales
Subitis PWM Channel Shutdown Cum externis PDPINTx Pin
Programmable Deadband (Deadtime) prohibet germen-per culpas
Tres Capture Unitates pro tempore-stimatione externi Events
Input Qualifier for Selecta acus
De Chip Position Encoder interface Circuitry
Synchronised A-ad-D Conversionis
Designed for AC Induction, BLDC, Switched Reluctance, and Stepper Motor Control
Applicatur pro Multiplex Motor et / vel Converter Imperium
Memoria externae instrumenti (LF2407A)
192K Verba x 16 Bits Summae Memoriae: 64K Programma, 64K Data, 64K I/O
Watchdog (WD) Timer Module
10-bit Analog-ad-Digital Converter (ADC)
VIII vel XVI Multiplexus potenti canales
500 ns MIN Conversio Time
Selectable Didymus VIII-re publica Sequencers Urguet duae Vicis Managers
Area moderatoris Reticuli (CAN) 2.0B Module (LF2407A, 2406A, 2403A)
Vide Communications interface (SCI)
16-Bit Serial interface periphericum (SPI) (LF2407A, 2406A, LC2404A, 2403A)
Phase-Loop-Loop (PLL) -Based Pro Generatione
Usque ad 40 Individue Programmabiles, Multiplexus Generalis-Propositum Input/Output (GPIO) acus
Usque ad quinque externae interpellationes (Power Coegi Praesidium, Reddere, duae Maskable obloquitur)
Potestas Management:
Three Power-down Modes
Facultatem ad potestatem quisque periphericis Independenter
Real-time JTAG-Compliant Scan Substructio Emulationis, IEEE Standard 1149,1 (JTAG)
Instrumenta progressio Includunt:
Texas Instrumenta (TI) ANSI C Compiler, Assembler/Linker et Code Composer Studio™;Debugger
Modules iudicium
Scan-Substructio Self-Emulation (XDS510™;)
Lata Tertia-Pars Digital Motor Imperium Support
Sarcina Options
144-pin LQFP PGE (LF2407A)
100-pin LQFP PZ (2406A, LC2404A)
64-pin TQFP PAG (LF2403A, LC2403A, LC2402A)
64-Pin QFP PG (2402A)
Protractum Temperature Options (A et S)
A: -40°C ad 85°C
S: -40°C ad 125°C

Code Composer Studio et XDS510 notae sunt Instrumentorum Texas.

Alia trademark sunt proprietas suorum possessorum.

IEEE Standard 1149.1-1990, IEEE Standard Test-Access Port

TMS320C24x, TMS320C2000, TMS320, et C24x notae sunt instrumentorum Texas.

Descriptio pro TMS320LF2407A

In machinas TMS320LF240xA et TMS320LC240xA, nova membra TMS320C24x™;generatio processus signo digitalis (DSP) moderatoris, pars TMS320C2000™ sunt;suggestum fixum-punctum DSPs.Cogitationes 240xA praebent auctas TMS320™;DSP consilium architecturae C2xx nuclei CPU pro low-cost, humilis-potentia, et summus perficientur facultates processus.Plures peripherales provectiores, optimized pro applicationibus motoriis et motu digitali potestate, integrae sunt ad providendum unum chip DSP moderatoris.dum codicem-compatible cum C24x™ existente;DSP moderatoris machinas, 240xA praebet processus effectus (40 MIPS) auctos et altioris gradus integrationis periphericae.TMS320x240xA Device sectionem Summarium pro notis specialibus vide.

Generatio 240xA generatim praebet magnitudinum memoriae varias et varias peripherales discriminatim obviam certae quantitatis/perficiendi puncta variis applicationibus requisita.Splendor machinae usque ad 32K verba offerunt solutionem reprogrammabilem sumptus efficacem pro productione voluminis.The 240xA machinis tesseram fundatam "code securitatis" offerunt, quod utile est ad impediendam duplicationem alienum duplicationem notae proprietatis repositae in Flash/ROM chippis.Nota quod machinae Flash-fundatae 256 verbum tabernus ROM contineant ad programmandi in ambitu faciliorem reddendam.Familia 240xA etiam cogitationes ROM comprehendit quae plene paxillum cum suis Flash calculis compatiuntur.

Omnes 240xA cogitationes offerunt unum saltem eventus procurator moduli qui optimized est pro digitali motore potestate et potestate applicationes conversionis.Facultates moduli huius moduli includunt centrum vel generationem PWM, vel acumen-alignum, programmabilem fasciculum ad praecavenda vitia percurrentes, et analogon ad digitales conversionem synchronum.Fabricae cum duali eventu gestores multi mobiles et/vel convertentis imperium cum uno 240xA DSP moderatoris efficiunt.Clavi EV fibulae cum ambitu "input adjuncto" provisae sunt, quae clavum a glitches minuit inadvertentem.

Summus effectus, 10-bit converter analogum ad digitales (ADC) minimum temporis 375 ris conversionem habet et usque ad 16 canales initus analogi offert.Facultas ADC autosequens capacitatem maximam 16 conversionum permittit ut in una sessione conversionis sine ullo CPU capitis fiat.

Vide communicationes sociales (SCI) in omnibus machinis integratur ut asynchronam communicationem cum aliis machinis in systemate praebeat.Pro systematis interfaces communicationis additis quaerunt, 2407A, 2406A, 2404A, 2403A offerunt 16 frenum synchronum Vide interfacem periphericam (SPI).In 2407A, 2406A, et 2403A retis areae moderatoris (CAN) communicationum moduli, qui specificationes 2.0B occurrunt.Ad flexibilitatem machinam augendam, fibulae operativae sunt etiam configurabiles sicut inputationes generales-propositum/exputationes (GPIOs).

Ad tempus evolutionis streamline, JTAG aemulatio scan-substructio obsequiosa, in omnes machinis integrata est.Hoc praebet facultatem non-intrusivam realem temporis requisitam ad systemata digitali moderandi debug.Instrumentorum codicem generationis completum a C compilatores ad industriam vexillum Codicis Compositoris Studio™;debugger familiam hanc sustinet.Magnae tertiae factionis tincidunt non solum instrumenta evolutionis fabrica graduum praebent, sed etiam systema-level consilium et evolutionis subsidium praebent.


  • Previous:
  • Deinde:

  • 1. Qui sunt baculi in R & D department?Quid es industria?

    -R & D Director: longum tempus R&D societatis exponere consilium et directionem investigationis et progressionis tenere;Dirige et procura r&d department ad efficiendum societatem consilii R&D et R&D annui;Progressum evolutionis moderare et consilium accommodare;Praeclarae investigationis producti et evolutionis quadrigae, audit et educatio personas technicas relatas constitue.

    R & D Procurator: novum productum R&D fac consilium et facundiam consilii demonstra;Inspice et procura progressum et qualitatem operis r&d;Investigare novam evolutionem producti et solutiones efficaces proponere secundum exigentias mos in diversis agris

    R&d staff: Colligere et extare clavem datam;programmatum computatrale;Experimenta faciendi, probationes et analyses;Praeparate materias et apparatum experimentis, tentationibus et analysibus;Record, mensurae datae, calculas fac et chartas praepara;Mores actuariorum lustrat

     

    2. Quod est opus tuum investigationis et progressionis idea?

    - Productum conceptum et delectu productum conceptum et aestimationem producto definitionem et consilium propositum et progressionem producti probatio et convalidatio Lorem ad forum

    Epistulam tuam hic scribe et mitte nobis

    Related Products